摘要:軟考嵌入式系統設計師考試經典100題由希賽網整理,本文是軟考嵌入式系統設計師考試經典100題的31-40題內容,以便考生對嵌入式系統設計師考試知識點的掌握檢測。
為方便軟考考生對嵌入式系統設計師考試知識點的檢測,希賽軟考頻道為考生整理了軟考嵌入式系統設計師考試經典100題的資料,本文是軟考嵌入式系統設計師考試經典100題的31-40題內容(100題及答案解析完整版可在本文文首本文資料處或文末的資料下載欄目下載):
31、下面有關Flash存儲器的描述中,不正確的是( )。
A.Flash存儲器屬于非易失存儲器
B.Flash存儲器的讀操作與SRAM存儲器的讀操作基本相同
C.Flash存儲器的寫操作與SRAM存儲器的寫操作基本相同
D.Flash存儲器在寫入信息前必須首先擦除原有信息
32、一個16K×32位的存儲器,其地址線和數據線的位數分別是( )。
A.12和32
B.14和32
C.12和16
D.14和16
33、( )不屬于按尋址方式劃分的一類存儲器。
A.隨機存儲器
B.順序存儲器
C.相聯存儲器
D.直接存儲器
34、計算機處理模擬視頻信號過程中首先要進行( )。
A.A/D變換
B.數據壓縮
C.D/A變換
D.數據存儲
35、如果12位D/A轉換器的滿量程為10V,轉換精度為±1/2LSB,則轉換器的絕對精度為( )。
A.1.22mV
B.2.44mV
C.1.25mV
D.2.5mV
36、某8位D/A變換器的輸出最大電壓為5V,其分辨率指標是最低有效位輸入時輸出的變化程度,那么該D/A變換器的分辨率是( )。
A.10mv
B.20mv
C.40mv
D.50mv
37、以下關于嵌入式系統總線的描述中,不正確的是( )。
A.異步通信時數據是一幀一幀傳送的,每幀數據的傳送靠起始位來同步
B.SPI、IIC.UART都屬于串行通信方式
C.同步通信方式是字符同步,且在字符與字符之間的時序仍然是同步的
D.RS232、RS485、USB.IEEE1394總線都屬于外部總線
38、IEEE 1394具有( )位地址空間,EEE 1394的通信協議具有三個協議層,不包括( )。
(1)
A.8
B.16
C.32
D.64
(2)
A.事務層
B.表
C.鏈路層
D.物理層。
39、以下不屬于嵌入式系統硬件PCB圖設計原則的是( )。
A.高速信號優先
B.先整體設計再局部調整
C.先簡單后復雜
D.優先核心器件布局
40、在利用FPGA/CPLD進行邏輯電路設計時,綜合后的結果是( )。
A.Verilog或VHDL等源文件
B.電路級的網表文件
C.仿真結果
D.可燒寫的編程文件
2025下半年軟考真題在線估分
微信掃碼下方二維碼預約
▼ ▼ ▼
熱門:信息系統監理師備考 | 網絡工程師備考 | 軟件設計師備考
推薦:信息系統項目管理師網絡課堂 | 2025下半年軟考真題答案及解析專題
活動:資料下載 | 新人禮包 | 11.11知識狂歡節
課程:信息系統項目管理師報考指南 | PMP課程
軟考備考資料免費領取
去領取
專注在線職業教育24年